СИСТЕМА КОНТРОЛЯ СРАБАТЫВАНИЯ АВАРИЙНЫХ ДАТЧИКОВ
Разработать на базе микропроцессорного комплекта КР580 комплекс из центрального и периферийного процессорных устройств, связанных интерфейсом INTERF. В качестве адаптеров интерфейса использовать БИС ADAPT с адресацией к ним как к ADDR1. Выбор типа интерфейса, адаптера и способов адресации осуществляется по табл. 2.3. Остальные данные, необходимые для выполнения курсового проекта, приведены в табл. 2.4. Комплекс предназначен для обнаружения срабатывания хотя бы одного аварийного датчика (замыкание контактов). Датчики располагаются M группами по N штук. Номера датчиков, подлежащих опросу, задаются программой, выполняемой в центральном процессорном устройстве, и передаются периферийной стороне. Процедура периодического опроса датчиков полностью организуется периферийным процессором. Период опроса любого датчика T остается постоянным на все время опроса датчиков в данной конфигурации. Передаваемые значения T лежат в пределах T1-T2 с точностью D. Опрос датчиков в данной конфигурации продолжается до поступления новых данных от центрального процессорного устройства. Периодичность обращения центрального процессорного устройства к периферийному – не менее 10 минут. Если срабатывание конкретного датчика продолжается более P периодов опроса, управление должно быть передано некоторой подпрограмме центрального процессорного устройства, соответствующей номеру группы (т.е. периферийное устройство должно сообщать центральному о каждом факте срабатывания датчиков более Р периодов). В качестве времязадающего устройства использовать БИС таймера КР580ВИ53 с адресацией к ней, как к ADDR2, лежащей (лежащему) в поле адресов периферийного процессора.
Таблица 2.3 ( тема 2 )
Вариант | INTERF | ADAPT | ADDR1 | ADDR2 |
| ADDR3 | |||||
2.1 | Параллельный
интерфейс | КР580ВВ55 | Внешнее
устройство | Ячейка
памяти | — | ||||||
2.2 | Последовательный интерфейс | КР580ВВ51 | Внешнее
устройство | Ячейка
памяти | — | ||||||
2.3 | Параллельный
интерфейс | КР580ВВ55 | Ячейка
памяти | Внешнее
устройство | — | ||||||
2.4 | Последовательный интерфейс | КР580ВВ51 | Ячейка
памяти | Внешнее
устройство | — |
Таблица 2.4 ( тема 2 )
Вариант |
М |
N |
P |
T1-T2 сек. |
D сек. |
|
2.1 |
а б в |
4 3 5 |
18 46 12 |
12 17 08 |
1.6 – 11.2 1.1 – 10.4 2.8 – 19.6 |
0.10 0.01 0.20 |
2.2 |
а б в |
4 3 5 |
18 46 12 |
12 17 08 |
1.6 – 11.2 1.1 – 10.4 2.8 – 19.6 |
0.10 0.01 0.20 |
2.3 |
а б в |
5 3 6 |
19 27 11 |
10 15 21 |
1.0 – 12.4 2.1 – 14.5 1.9 – 18.7 |
0.10 0.01 0.20 |
2.4 |
а б в |
5 3 6 |
19 27 11 |
10 15 21 |
1.0 – 12.4 2.1 – 14.5 1.9 – 18.7 |
0.10 0.01 0.20 |